Observatorio de I+D+i UPM

Memorias de investigación
Artículos en revistas:
Continuous-flow variable-length memoryless linear regression architecture
Año:2013
Áreas de investigación
  • Tecnología electrónica y de las comunicaciones
Datos
Descripción
A pipelined circuit to calculate linear regression is presented. The proposed circuit has the advantages that it can process a continuous flow of data, it does not need memory to store the input samples and supports variable length that can be reconfigured in run time. The circuit is efficient in area, as it consists of a small number of adders, multipliers and dividers. These features make it very suitable for real-time applications, as well as for calculating the linear regression of a large number of samples.
Internacional
Si
JCR del ISI
Si
Título de la revista
ELECTRONICS LETTERS
ISSN
0013-5194
Factor de impacto JCR
0,965
Información de impacto
Volumen
49
DOI
10.1049/el.2013.2106
Número de revista
24
Desde la página
1567
Hasta la página
1568
Mes
NOVIEMBRE
Ranking
0
Esta actividad pertenece a memorias de investigación
Participantes
  • Autor: Mario Garrido Gálvez (Linköping University)
  • Autor: Jesus Grajal De la Fuente (UPM)
Grupos de investigación, Departamentos, Centros e Institutos de I+D+i relacionados
  • Creador: Grupo de Investigación: Microondas y Radar
  • Departamento: Señales, Sistemas y Radiocomunicaciones
S2i 2022 Observatorio de investigación @ UPM con la colaboración del Consejo Social UPM
Cofinanciación del MINECO en el marco del Programa INNCIDE 2011 (OTR-2011-0236)
Cofinanciación del MINECO en el marco del Programa INNPACTO (IPT-020000-2010-22)