Posgrados propios de la UPM (Microcredenciales)

ARQUITECTURAS DIGITALES PARA PROCESADO DE SEÑAL

Web https://blogs.upm.es/catedrachip/
Impartición 11 de febrero de 2026 - 22 de abril de 2026
Inscripción 15 de julio de 2025 - 15 de enero de 2026
Matriculación 16 de julio de 2025 - 15 de febrero de 2026
Créditos 3 ECTS
Plazas 20
Matrícula 500 €
Observaciones: 100% gratuito. Coste financiado por Cátedra UPM-INDRA en Microelectrónica.
Modalidad - Presencial
Titulación Requerida Titulación Universitaria(Licenciado, Ingeniero, Arquitecto, Ingeniero Técnico, Arquitecto Técnico, Diplomado)
Objetivos

En este curso los alumnos adquirirán: (i) la capacidad para analizar y diseñar arquitecturas digitales avanzadas, y (ii) conocimientos prácticos sobre los procedimientos y herramientas más habituales para la optimización de arquitecturas digitales avanzadas.

 

Programa

Bloque 1: Implementación hardware de sistemas digitales.

  • Modelo genérico de sistema.
  • Tipos de representaciones algorítmicas.
  • Efectos y técnicas de cuantificación.
  • Análisis del espacio de diseño.
  • Planificación, síntesis e implementación.

Bloque 2: Arquitecturas basicas de sistemas DSP.

  • Introducción a la aritmética de ordenadores (Computer Arithmetic).
  • Representaciones numéricas y cuantificación.
  • Operadores basados en sumadores y multiplicadores. Estructuras básicas.
  • Clasificación de los bloques DSP y características.

Bloque 3: Técnicas de optimización arquitectural.

  • Límites de iteración y de bucle.
  • Algoritmos para su cálculo.
  • Segmentación temporal y procesamiento paralelo.
  • Optimización de la temporización. Retemporización (retiming) y muestreo lento (C-slow).
  • Desenrollado de bucles (unfolding). Algoritmos de desenrollado y aplicaciones.
Email
Centro Organizador E.T.S. DE INGENIEROS DE TELECOMUNICACION